## ПЛАНИРОВАНИЕ РАЗМЕЩЕНИЯ ПРОГРАММ В СИСТЕМАХ НА КРИСТАЛЛЕ

**Масюков И. И., Борзов Д. Б.**(*ЮЗГУ, г. Курск, Россия*) *Тел./Факс:* +8 (960) 6789413; *E-mail:* <u>ilmas46ru@gmail.com</u>

**Abstract:** In parallel organization of a computer system to become a critical criterion of the location of the modules to each other, because the data transfer rate between the modules depends on the length of the tracks connecting them. In terms of logic control systems and fault-tolerant systems, this criterion becomes even more important.

Key words: PLD, SoC, adjacency matrix, algorithm.

Системы на кристалле (СнК) стали неотъемлемой частью нашей жизни. Их изучению и разработке посвящено множество различных работ. По достоинству оценено преимущество СнК, так как у нас в области разработки и создания сложной наукоемкой продукции в сохранились условия, кадры, научный потенциал. Большое число предприятий и учреждений способно разрабатывать уникальные электронные устройства. Особенно это становиться актуально, когда отечественное производство не может сравниться по объемам серийного производства с западными конкурентами[1].

Разработка реконфигурируемых систем прочно связана с СнК, так как и разработка, отладка и применение связанны непосредственно с ней. При параллельной организации вычислительной системы становиться критичен критерий расположения модулей между собой, так как скорость передачи данных между модулями напрямую зависит от длинны трасс их соединяющих. В условиях систем логического управления и отказоустойчивых систем данный критерий становиться еще более значимым. Отсюда и возникает проблема изменения внутренней конфигурации вычислительной системы. Наиболее эффективным решение данной задачи может послужить перенос вычислительной системы внутрь одной или нескольких ПЛИС. Необходимость планирования переразмещения параллельных процедур усугубляется тем, что известные методы и алгоритмы решения задачи размещения имеют большую вычислительную сложность и решаются в основном программно.

Решение задачи планирования размещения и переразмещения процедур в хост-ЭВМ сложно осуществить, так как программная реализация требует больших временных затрат. Предварительное формирование всевозможных вариантов размещения на стадии проектирования ПЛИС и организация хранения данных вариантов во внешней памяти хост-ЭВМ ведет к увеличению временных затрат. Также, кроме затрат машинного времени на получение различных вариантов размещения и ресурсов внешней памяти на их хранение, использовать ее неэффективно из-за большого времени обращения к внешней памяти ЭВМ. Все это приводит к существенному уменьшению коэффициента готовности системы.

Поэтому в рамках данной статьи рассмотрим алгоритм планирования конфигурации ПЛИС. Вся структура алгоритма построена на трех критериях[2]:

1) Модули, имеющие наибольшее количество смежностей  $\gamma$  должны иметь минимальное расстояние  $\sigma$  до смежных модулей

$$\begin{cases} \gamma \to \max \\ \sigma \to 1 \end{cases}$$

2) Смежные модули с наибольшим количеством одинаковых инцидентных ребер  $\lambda$  должны располагаться таким образом, что бы расстояние между ними было минимально

$$\begin{cases} \lambda \to \max \\ \sigma \to 1 \end{cases}$$

3) Третий критерий вытекает из следующего отображения:

$$\beta_{s} = \begin{cases} x_{S_{1.1}} & x_{S_{1.2}} & \cdots & x_{S_{1.k}} & \cdots & x_{S_{1.n}} \\ x_{S_{2.1}} & x_{S_{2.2}} & \cdots & x_{S_{2.k}} & \cdots & x_{S_{2.n}} \\ \cdots & & & & & & \\ x_{S_{q.1}} & x_{S_{q.1}} & \cdots & x_{S_{q.k}} & \cdots & x_{S_{q.n}} \\ \cdots & & & & & \\ x_{S_{n.1}} & x_{S_{n.2}} & \cdots & x_{S_{n.k}} & \cdots & x_{S_{n.n}} \end{cases} \rightarrow \begin{cases} p_{1,1} & p_{1,2} & \cdots & p_{1,k} & \cdots & p_{1,n} \\ p_{2,1} & p_{2,2} & \cdots & p_{2,k} & \cdots & p_{2,n} \\ \cdots & & & & & \\ p_{q,1} & p_{q,2} & \cdots & p_{q,k} & \cdots & p_{q,n} \\ \cdots & & & & & \\ p_{n,1} & p_{n,2} & \cdots & p_{m,k} & \cdots & p_{m,n} \end{cases},$$

где  $S=\overline{1,N!}$ . Символ  $\to$  означает отображение одной из вершин  $x_{S_{q,k}}\in X$  на один из модулей  $p_{q,k}\in H$ . Здесь s — это номер очередной перестановки, соответствующий s — му варианту размещения. Мощность множества  $\psi=\{\beta_S\}$  всевозможных отображений равна числу всевозможных перестановок подпрограмм  $x_{q,k}\in X$  в матрице M:  $|\psi|=N!$ . Тогда, если  $\Psi$  — множество всевозможных отображений вида, задачу размещения, можно сформулировать как поиск отображения  $\beta^*\in \Psi$ , такого, что:

$$T_{\beta^*} = \min_{\Psi} \begin{cases} \max \gamma \\ \max \lambda \end{cases}$$

где  $\min_{\Psi}$  соответствует поиску минимальных суммарных межсоединений  $\sigma$ , для условия  $\max \gamma$  и  $\max \lambda$ .

Критериями успешности выполнения алгоритма являются расстояния между модулями. Минимальное возможное расстояние принято за 1, за это расстояние длинна соединения между соседними блоками. Так же, для упрощения вычисления, принимается за условие многослойность платы, а длинна соединительных отверстий не учитывается.

Данные критерии позволяют составить формализованный алгоритм размещения подпрограмм в ПЛИС. Примем  $x_{q,k} \in X$  - неразмещенные вершины,  $x_{q,k} \in H$  - размещенные. Алгоритм состоит из следующих шагов:

1. Положить 
$$\Lambda = \{ \max_i \{ x_{q,k}, x_{q,k} \} \}, x_{q,k} \in X, i = \overline{1,N}$$

Если 
$$|\Lambda| > 1$$
,  $\to \pi.2$ , если  $|\Lambda| = 1$ ,  $\to \pi.3$ , если  $|\Lambda| = 0$ ,  $\to \pi.4$ .

2. Принять ∀∃|∧|:

$$\text{a) } \Omega \!=\! \{ \max_{i} \deg(\mid \Lambda_{j} \mid) \}, x_{q,k} \!\in H,, i \!=\! \overline{1,N}, j \!=\! \overline{1,\psi}, \psi \!=\! \mid \! \Lambda \mid,$$

$$\text{ 6) } \Omega = \{ \max_{i} \{ \mid \Lambda_{j} \mid, x_{q,k} \} \}, x_{q,k} \in H, i = \overline{1, N}, j = \overline{1, \psi}, \psi = \mid \Lambda \mid,$$

- B)  $\Omega \rightarrow H$ .
- 3. Принять  $\forall \exists ! |\Lambda|$ :

a) 
$$\Omega = \{ \max_{i} \{ x_{q,k}, |\Lambda| \} \}, x_{q,k} \in X, i = \overline{1, N},$$

$$\text{ f) } \Psi \!=\! \{ \max_{i} \deg(\mid\!\Omega_{j}\mid\!) \}, x_{q,k} \!\in\! H,, i \!=\! \overline{1,N}, j \!=\! \overline{1,\zeta}, \zeta \!=\! \mid\!\Omega\mid\!,$$

$$\text{B) } \Psi = \{ \max_{i} \{ |\Omega_{j}|, x_{q,k} \} \}, x_{q,k} \in H, i = \overline{1, N}, j = \overline{1, \zeta}, \zeta = |\Omega|,$$

- $\Gamma$ )  $\Psi \rightarrow H$ .
- 4. Положить G=<H,M>.

Можно заметить, что алгоритм сводится к поочередному выполнению похожих шагов и является линейным. Данный алгоритм может быть реализован на существующих ПЛИС с подходящей логической емкостью. Матрица межсоединений будет поступать с хост-Микроконтроллера, включающего в себя функции выбора и пересылки данных на вход ПЛИСпо интерфейсу данных.

Можно заметить, что используя связку малопроизводительного микроконтроллера и ПЛИС можно добиться не только существенной экономии ресурсов – умещение размеров, мощности, стоимости, но и самое главное увеличения производительности, так как коммутационные задержки в ПЛИС, для реализуемого алгоритма, не высоки, а сама скорость работы ПЛИС в данном случае относительно ЭВМ выше. Для примера, на ПК сСогеі7 2-ого поколения расчет матрицы размерностью 2х3 по данному алгоритму занимает приблизительно около 0.1 секунды для 10 шагов алгоритма.

В дальнейших работах будет разработана функциональная схема описанного алгоритма и будет проведено исследование сравнения скорости его работы на ПК и ПЛИС.

**Список литературы: 1.** Воеводин В. В., Воеводин Вл. В. Параллельные вычисления. БХВ-Петербург 2004 г. **2.** Машиностроение и техносфера XXI века // Сборник трудов XXII международной научно-технической конференции в г. Севастополе 14-19 сентября 2015 г. – Донецк: МСМ, 2015. Т. 2. – 259 с.